一種基于FPGA的圖神經網絡加速器解決方案

        本文作者:Achronix       點擊: 2021-08-06 15:05
        前言:
        得益于大數據的興起和計算能力的快速提升,機器學習技術近年來經歷了革命性的發展。諸如圖像分類、語音識別和自然語言處理等機器學習任務,都是對具有一定大小、維度和有序排列的歐幾里得數據進行處理。然而,在許多現實場景中,數據是由復雜的非歐幾里得數據(例如圖形)表示的。這些圖形不僅包含數據,還包含數據之間的依賴關系,例如社交網絡、蛋白質分子結構、電子商務平臺中的客戶數據等。數據復雜性的提升給傳統的機器學習算法設計及其實現技術帶來了嚴峻的挑戰。在這種情況下,許多全新的基于圖形的機器學習算法或圖神經網絡(GNN)不斷在學術界和工業界涌現。
         
        GNN對計算能力和存儲有非常高的要求,而且其算法的軟件實現效率非常低。因此,業界對GNN的硬件加速有著非常迫切的需求。盡管傳統的卷積神經網絡(CNN)硬件加速有很多種解決方案,但GNN的硬件加速還沒有得到充分的討論和研究。在撰寫本白皮書時,谷歌(Google)和百度(Baidu)都無法搜索到關于GNN硬件加速的中文研究資料。本白皮書的寫作動機是將國外最新的GNN算法、對加速技術的研究以及對基于現場可編程邏輯門陣列(FPGA)的GNN加速技術的探討相結合,并以概述的形式呈現給讀者。
         
        對圖神經網絡(GNN)的介紹
        在宏觀層面上,GNN的架構與傳統CNN有很多相似之處,諸如卷積層、池化、激活函數、機器學習處理器(MLP)、全連接層(FC layer)等模塊,這些都可以應用到GNN。下圖展示了一個相對簡單的GNN架構。
         
        圖1:典型的GNN架構(來源:https://arxiv.org/abs/1901.00596
         
        但是,GNN中的圖形數據卷積計算與傳統CNN中的二維卷積計算不同。以下圖為例,紅色目標節點的卷積計算過程如下所示:
        1、圖卷積 - 使用近鄰函數對周圍節點的特征進行采樣,并計算平均值。相鄰節點的數量是不確定且無序的(非歐幾里得數據)
        2、二維卷積——使用卷積核對周圍節點的特征進行采樣,并計算加權平均值。相鄰節點的數量是確定且有序的(歐幾里得數據)
         
        圖2:圖卷積和二維卷積(來源:https://arxiv.org/abs/1901.00596
         
        對GraphSAGE算法的介紹
        學術界對GNN算法進行了大量的研究和探討,提出了相當多的創新實現方法。其中,由斯坦福大學(Stanford University)于2017年提出的GraphSAGE是一種歸納表示學習算法,用于預測大規模圖中動態的、全新的、未知的節點類型,還專門針對節點數量龐大、節點特征豐富的圖進行了優化。如下圖所示,GraphSAGE算法的計算過程可以分為三個主要步驟:
        1、相鄰節點采樣——用于降低復雜性,一般采樣兩層,每層采樣幾個節點。
        2、聚合——用于嵌入目標節點,即圖的低維向量表示。
        3、預測——使用嵌入作為全連接層的輸入,以預測目標節點d的標簽。
         
        圖3:GraphSAGE算法的可視化表示(來源:http://snap.stanford.edu/graphsage
         
        1.Sample neighborhood
        1、樣本鄰域
        2.Aggregate feature information from neighbors
        2、聚合來自鄰域的特征信息
        3.Predict graph context and label using aggregated information
        3、利用聚合信息預測圖形情況和標簽
         
        為了在FPGA中實現GraphSAGE算法加速,必須了解其數學模型,以便將算法映射到不同的邏輯模塊。下圖所示的代碼說明了該算法的數學過程。 
        圖4:GraphSAGE算法的數學模型(來源:http://snap.stanford.edu/graphsage
         
        Step 1: Sample a sub-graph node with neighborhood function N[}.
        步驟1:使用近鄰函數N[}對子圖節點進行采樣。
        Step 2: Aggregate features from neighbor nodes, e.g. mean[}, lstm[}, polling[}
        步驟2:聚合相鄰節點的特征,例如mean[}、lstm[}、polling[}
        Step3: Combine aggregated node features. E.g. convolution[}
        步驟3:合并聚合的節點特征。例如卷積[}
        Step 4: Nonlinear activation, e.g, relu[}
        步驟4:非線性激活,例如relu[}
        Step 5: Iterate for each neighbor with a sub-graph
        步驟5:使用子圖迭代每個鄰域
        Step 6: Normalize
        步驟6:標準化
        Step 7: Iterate for each search-depth
        步驟7:對每個深度搜索進行迭代
        Step 8: Final node embedding of node v
        步驟8:節點v的最終節點嵌入
         
        對于每個要處理的目標節點xv,GraphSAGE算法都會執行以下操作:
        1、通過近鄰采樣函數N(v)對子圖中的節點進行采樣。
        2、聚合要采樣的相鄰節點的特征。聚合函數可以是mean()、lstm()或polling()等。
        3、將聚合結果與上一次迭代的輸出表示合并起來,并使用Wk進行卷積。
        4、對卷積結果進行非線性處理。
        5、多次迭代以結束當前第k層的所有相鄰節點的處理。
        6、對第k層迭代的結果進行標準化處理。
        7、多次迭代以結束對所有K層采樣深度的處理。
        8、將最終的迭代結果zv嵌入到輸入節點xv。
         
        GNN加速器設計所面臨的挑戰
        GNN算法涉及大量的矩陣計算和存儲訪問操作。在傳統的x86架構服務器上運行這種算法的效率是非常低的,表現為速度慢、能耗高等。
         
        新型圖形處理器(GPU)的應用可以顯著提高GNN的計算速度與能效比。但是,GPU在存儲可擴展性方面存在短板,使其無法處理圖形中的海量節點。GPU的指令執行方式也會導致計算延遲過大和不確定性;因此,它不適用于需要實時計算圖形的場景。
         
        上面提到的各種設計挑戰,使得業界迫切需要一種能夠支持高并發、實時計算,擁有巨大存儲容量和帶寬,并可擴展到數據中心的GNN加速解決方案。
         
        基于FPGA設計方案的GNN加速器
        Achronix的Speedster®7t系列FPGA產品(以及該系列的第一款器件AC7t1500)是針對數據中心和機器學習工作負載進行了優化的高性能FPGA器件,消除了基于中央處理器(CPU)、GPU和傳統FPGA的解決方案中存在的若干性能瓶頸。Speedster7t系列FPGA產品采用了臺積電(TSMC)的7nm FinFET工藝,其架構采用了一種革命性的全新二維片上網絡(NoC)、獨創的機器學習處理器矩陣(MLP),并采用高帶寬GDDR6控制器、400G以太網和PCI Express Gen5接口,在確保ASIC級性能的同時,它為用戶提供了靈活的硬件可編程性。下圖展示了高性能FPGA器件Speedster7t1500的架構。
         
        圖5:Achronix高性能FPGA器件Speedster AC7t1500的架構
         
        上述特點使Achronix Speedster7t1500器件成為應對在GNN加速器設計中面臨的各種挑戰的完美解決方案。
         
        表1:GNN設計面臨的挑戰和Achronix Speedster7t1500 FPGA器件提供的解決方案

        GNN設計所面臨的挑戰

        Speedster AC7t1500器件提供的解決方案

        高速矩陣運算

        機器學習處理器(MLP

        高帶寬和低延遲存儲

        LRAM+BRAM+GDDR6+DDR4

        高并發和低延遲計算

        FPGA使用可編程邏輯電路,以確保在硬件層面進行低并發和高并發延遲計算。

        存儲擴展

        基于4×400 GbpsRDMA確保在數據中心以極低的延遲擴展存儲訪問。

        算法不斷演進

        FPGA中的可編程邏輯確保算法可以在硬件層面進行升級和重新配置。

        復雜的設計

        豐富的硬IP減少開發時間、降低復雜性,NoC簡化模塊之間的互連并改善時序

         
        GNN加速器頂層架構
        此GNN加速器是為GraphSAGE算法設計的,但是它的設計也可以應用于其他類似的GNN算法加速。其頂層架構如下圖所示。
         
        圖6:GNN加速器頂層架構
         
        Synthesizable IPs
        可綜合的IP
        GNN Core: Preforms GNN computation
        GNN內核:執行GNN計算
        RoCE-Lite: Memory scalability with RDMA
        RoCE-Lite:采用RDMA的存儲可擴展性
        Harden IPs
        硬化IP
        NoC: High speed and unified IP connectivity
        NoC:高速、統一的IP連接
        DDR4 Ctrl: Large memory for graph storage
        DDR4 Ctrl:用于圖形存儲的大存儲容量
        GDDR6 Ctrl: High speed memory for computing
        GDDR6 Ctrl:用于計算的高速存儲
        PCIe Gen5×16: High throughout host interface
        PCIe Gen5×16:高吞吐量的主機接口
        Ethernet 400GE: High speed network
        以太網400GE:高速網絡
         
        該架構由以下模塊組成:
        ? 圖中的GNN內核是算法實現的核心部分(詳情如下)。
        ? RoCE-Lite是RDMA協議的輕量級版本,用于通過高速以太網進行遠程存儲訪問,以支持海量節點的圖計算。
        ? 400GE以太網控制器用于承載RoCE-Lite協議。
        ? GDDR6存儲器用于存儲GNN處理過程中所需的高速訪問數據(DDR4作為備用大容量存儲器)。該存儲器用于存儲訪問頻率相對較低的數據,例如待預處理的圖形數據。
        ? PCIe Gen5 ×16 接口提供高速主機接口,用于與服務器軟件進行數據交互。
         
        上述所有模塊均通過具有高帶寬的NoC實現互連。
         
        GNN內核微架構
        在開始討論GNN內核的微架構之前,有必要先回顧一下GraphSAGE算法。其內層循環的聚合和合并(包括卷積)占據了該算法的大部分計算和存儲訪問。通過研究,我們得出這兩個步驟的特點,具體如下。
         
        表2:GNN算法中聚合和合并操作的對比(來源:https://arxiv.org/abs/1908.10834

        步驟

        聚合操作

        合并操作

        存儲訪問方式

        間接訪問,不規則

        直接訪問,規則

        數據重用

        計算模式

        動態,不規則

        靜態,規則

        計算量

        性能瓶頸

        存儲

        計算

         
        可以看出,聚合操作和合并操作在計算和存儲訪問模式上有著完全不同的需求。聚合操作涉及相鄰節點的采樣。然而,圖形是一種非歐幾里得數據類型——它的大小和維度是不確定且無序,矩陣稀疏,節點位置隨機。因此,存儲訪問是不規則的,并且難以重復利用數據。
         
        在合并操作中,輸入數據是聚合結果(節點的低維表示)和權重矩陣。它的大小和維度是固定的,具有線性存儲位置。因此對存儲訪問沒有挑戰,但是矩陣的計算量非常大。
         
        基于上述分析,我們決定在GNN內核加速器設計中選擇使用兩種不同的硬件結構來分別處理聚合和合并操作(如下圖示):
        ? 聚合器——通過單指令多數據(SIMD)處理器陣列,對圖形相鄰節點進行采樣和聚合。單指令可以預定義為mean()平均值計算,或其他適用的聚合函數;多數據是指單次mean()均值計算中需要多個相鄰節點的特征數據作為輸入,這些數據來自子圖采樣器。SIMD處理器陣列通過調度器Agg Scheduler進行負載平衡。子圖采樣器通過NoC從GDDR6或DDR4讀回的鄰接矩陣和節點特征數據h0v分別緩存在鄰接列表緩沖區(Adjacent List Buffer)和節點特征緩沖區(Node Feature Buffer)。聚合的結果hkN(v)存儲在聚合緩沖區(Aggregation Buffer)中。
        ? 合并器——通過脈動矩陣PE對聚合結果進行卷積運算。卷積核是Wk權重矩陣。卷積結果由ReLU激活函數進行非線性處理,同時也存儲在Partial Sum Buffer中,以用于下一輪迭代。
         
        圖7:GNN內核功能框圖
         
        合并結果經過L2BN標準化處理后,即為最終的節點表示hkv。在一個典型的節點分類預測應用中,節點表示hkv可以通過一個全連接層(FC)來獲取節點的分類標簽。這個過程是傳統的機器學習處理方法之一,在GraphSAGE文獻資料中沒有體現,這個功能也沒有包含在這個架構中。
         
        結論
        本白皮書探討了GraphSAGE GNN算法的數學原理,并從多個角度分析了GNN加速器設計中的技術挑戰。通過分析問題并在架構層面逐一解決,提出了一種架構,利用Achronix Speedster7t AC7t1500 FPGA器件提供的具有競爭性的優勢,創建了一種高度可擴展的、能夠提供卓越性能的GNN加速解決方案。
         
        有關Speedster7t系列FPGA器件的更多信息,請訪問www.achronix.com。

        版權所有©2021 Achronix半導體公司保留所有權利。Achronix、Speedcore、Speedster和ACE是Achronix半導體公司在美國和/或其他國家/地區的商標。所有其他商標均為其各自所有者的財產。所有規格如有更改,恕不另行通知。
         
        免責聲明
        本文件中所提供的信息被認為是準確和可靠的。但是,Achronix半導體公司不對此類信息的完整性或準確性作出任何聲明或擔保,并且對于使用本文包含的信息不承擔任何責任。Achronix半導體公司保留隨時更改本文件及其所含信息的權利,恕不另行通知。所有Achronix商標、注冊商標、免責聲明和專利均在網站上列出http://www.achronix.com/legal。
         

         

        主站蜘蛛池模板: 91在线品视觉盛宴免费| 人人玩人人添人人澡免费| 一级女人18毛片免费| 亚洲成人黄色在线| 4虎1515hh永久免费| 久久夜色精品国产噜噜亚洲AV| 免费91最新地址永久入口| 亚洲精品无码久久久久去q| 色播在线永久免费视频网站| 亚洲性日韩精品一区二区三区 | 免费一看一级毛片| 亚洲GV天堂无码男同在线观看| 在线免费观看国产视频| 国内成人精品亚洲日本语音| 亚洲 另类 无码 在线| 四虎影视久久久免费观看| 亚洲无线码一区二区三区| 国产成人免费ā片在线观看老同学 | 日本系列1页亚洲系列| 午夜亚洲国产成人不卡在线| 九九久久国产精品免费热6| 亚洲午夜福利717| 久久成人免费大片| 亚洲码欧美码一区二区三区| 免费人成在线观看视频播放| 好吊色永久免费视频大全| 亚洲人成亚洲人成在线观看| 香港a毛片免费观看| 亚洲日韩精品A∨片无码加勒比| 成人超污免费网站在线看| 特黄特色的大片观看免费视频| 国产亚洲av片在线观看16女人| 97在线视频免费| 国产精品亚洲AV三区| 亚洲AV日韩AV高潮无码专区| 久久久久久国产精品免费免费| 一区二区视频在线免费观看| 亚洲国产精品成人综合色在线婷婷 | 亚洲日韩激情无码一区| 222www免费视频| 男女男精品网站免费观看|